HOME > 제품 소개 > Lattice > CPLD/SPLD > ispXPLD 5000MX   
 
 
 
 
 
  폭넓은 로직
  싱글 또는 듀얼 포트 램 지원
  비동기식 FIFO
  TCAM [ Ternary Content Addressable Memory ]
   
  체배 & 위상조정
  2개의 PLLs 지원
   
  LVTTL,LVCMOS 1.8, 2.5, 3.3
  SSTL, HSTL
  GTL+, PCI-X, PCI 3.3, AGP-1X
  LVDS, LVPECL
   
  Instant - on
  싱글 칩의 편의성
  보안성
  ISP - via IEEE 1532 Interface
   
  4.0 ns Pin to Pin 딜레이
  최대 300 MHz 시스템 동작
   
  3.3, 2.5 & 1.8V 동작 전원
  5V Tolerant 지원
  IEEE 1149-1 Boundary Scan Test
   
ispXPLD 5000MC (Vcc = 1.8V)
Parameter
Density System Gates (K)
75
150
225
300
Macrocells
256
512
768
1024
Speed
tPD
4.0
4.5
5.0
5.2
Fmax Mhz
300
275
250
250
Memory Kbit (Max)
128
256
384
512
CAM Kbit
48
96
144
192
PLLs
2
2
2
2
Packages
User I/O & Inputs
208-PQFP
149
256-fpBGA
141
193
193
484-fpBGA
253
317
317
672-fpBGA
381
   
ispXPLD 5000MB (Vcc = 2.5V)
Parameter
Density System Gates (K)
75
150
225
300
Macrocells
256
512
768
1024
Speed
tPD
4.0
4.5
5.0
5.2
Fmax Mhz
300
275
250
250
Memory Kbit (Max)
128
256
384
512
CAM Kbit
48
96
144
192
PLLs
2
2
2
2
Packages
User I/O & Inputs
208-PQFP
149
256-fpBGA
141
193
193
484-fpBGA
253
317
317
672-fpBGA
381
   
ispXPLD 5000MV (Vcc = 3.3V)
Parameter
Density System Gates (K)
75
150
225
300
Macrocells
256
512
768
1024
Speed
tPD
4.0
4.5
5.0
5.2
Fmax Mhz
300
275
250
250
Memory Kbit (Max)
128
256
384
512
CAM Kbit
48
96
144
192
PLLs
2
2
2
2
Packages
User I/O & Inputs
208-PQFP
149
256-fpBGA
141
193
193
484-fpBGA
253
317
317
672-fpBGA
381