HOME > 제품 소개 > FPGA > SC   

 
 
 

 
 
  15K 에서 최대 115K 4-입력 Look-up 테이블(LUT4s)
  139 에서 최대 942 I/O제공
  700MHz 글로벌 클럭과 1GHz 에지 클럭제공
  저전력 파워 디자인: 1V Vcc 선택사항으로 인해 전력 소모를 44%감소
   
  프리 엠퍼시스와 이퀄라이제이션
  저전력 (채널당105mW)
  임베디드 피지컬 코딩 서브레이어 (PCS) : PCI Express GbE, XAUI, SONET, 1G 파이버 채널, 2G 파이버 채널과
     직력 Rapid IO
   
  고성능의 소스 싱크로너스 I/O 지원을 위해 개별적인 핀마다 Adaptive Input Logic (AIL)을 이용한 입력지연(INDEL)으로
     인해 데이터의 동기를 맞춤.
  일반적인 DDR은 2Gbps까지 지원; 일반적인 SDR은 1Gbps까지 지원; 싱글 엔디드 메모리 인터페이스는 800Mbps까지 지원
  광범위한 표준 인터페이스 지원: LVCMOS; LVTTL; PCI, PCI-X; LVDS, Bus-LVDS, MLVDS, LVPECL;
     프로그래머블 온칩 터미네이션 선택사항(ODT)
   
  미리 설계되어진 저가의 IP,저전력, 시스템 수준의 집적화
   
  500MHz에서의 1에서 7.8 Mbits 임베디드 블록RAM
  추가적인 분산RAM: 240K 에서 1.8Mbits
   
  1GHz까지 동작하는 PLL이 디바이스당 최대 여덟개
  PLL상에서 스프레드 스펙트럼 지원
  700MHz까지 동작하는 DLL이 디바이스당 최대 12개
   
  IEEE Standard 1149.1 바운드리 스캔
  IEEE Standard 1532 인 시스템 컨피규레이션
  임베디드 PowerPC 마이크로 프로세서 인터페이스
  임베디드 시스템 버스
   

LatticeSC FPGA 제품군

파라미터
LFSC15
LFSC25
LFSC40
LFSC80
LFSC115
로직 리소스 - LUT(K)
15.2
25.4
40.4
80.1
115.2
sysMEM 임베디드 램 블록(18Kb / 블록)
56
104
216
308
424
임베디드 메모리(Mbits)
1.03
1.92
3.98
5.68
7.80
최대 로직 메모리(Mbits)
0.24
0.41
0.65
1.28
1.84
최대 SERDES 채널 개수(3.8Gbps)
8
16
16
32
32
DLLs
12
12
12
12
12
PLLs
8
8
8
8
8
MACO 블록
4
6
10
10
12
패키지
I/O / SERDES 수
256-ball fpBGA (17 x 17 mm)
139/4
900-ball fpBGA (31 x 31 mm)
300/8
378/8
1020-ball fcBGA (33 x 33 mm)
476/16
562/16
1152-ball fcBGA (35 x 35 mm)
604/16
660/16
660/16
1704-ball fcBGA (42.5 x 42.5 mm)
942/32
942/32